Make JetStream 2
[WebKit-https.git] / PerformanceTests / JetStream2 / RexBench / OfflineAssembler / instructions.js
1 /*
2  * Copyright (C) 2011-2017 Apple Inc. All rights reserved.
3  *
4  * Redistribution and use in source and binary forms, with or without
5  * modification, are permitted provided that the following conditions
6  * are met:
7  * 1. Redistributions of source code must retain the above copyright
8  *    notice, this list of conditions and the following disclaimer.
9  * 2. Redistributions in binary form must reproduce the above copyright
10  *    notice, this list of conditions and the following disclaimer in the
11  *    documentation and/or other materials provided with the distribution.
12  *
13  * THIS SOFTWARE IS PROVIDED BY APPLE INC. ``AS IS'' AND ANY
14  * EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
15  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
16  * PURPOSE ARE DISCLAIMED.  IN NO EVENT SHALL APPLE INC. OR
17  * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
18  * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
19  * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
20  * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY
21  * OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
22  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
23  * OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE. 
24  */
25 "use strict";
26
27
28 // Interesting invariant, which we take advantage of: branching instructions
29 // always begin with "b", and no non-branching instructions begin with "b".
30 // Terminal instructions are "jmp" and "ret".
31
32 const macroInstructions =
33     [
34      "emit",
35      "addi",
36      "andi",
37      "lshifti",
38      "lshiftp",
39      "lshiftq",
40      "muli",
41      "negi",
42      "negp",
43      "negq",
44      "noti",
45      "ori",
46      "rshifti",
47      "urshifti",
48      "rshiftp",
49      "urshiftp",
50      "rshiftq",
51      "urshiftq",
52      "subi",
53      "xori",
54      "loadi",
55      "loadis",
56      "loadb",
57      "loadbs",
58      "loadh",
59      "loadhs",
60      "storei",
61      "storeb",
62      "loadd",
63      "moved",
64      "stored",
65      "addd",
66      "divd",
67      "subd",
68      "muld",
69      "sqrtd",
70      "ci2d",
71      "fii2d", // usage: fii2d <gpr with least significant bits>, <gpr with most significant bits>, <fpr>
72      "fd2ii", // usage: fd2ii <fpr>, <gpr with least significant bits>, <gpr with most significant bits>
73      "fq2d",
74      "fd2q",
75      "bdeq",
76      "bdneq",
77      "bdgt",
78      "bdgteq",
79      "bdlt",
80      "bdlteq",
81      "bdequn",
82      "bdnequn",
83      "bdgtun",
84      "bdgtequn",
85      "bdltun",
86      "bdltequn",
87      "btd2i",
88      "td2i",
89      "bcd2i",
90      "movdz",
91      "pop",
92      "push",
93      "move",
94      "sxi2q",
95      "zxi2q",
96      "nop",
97      "bieq",
98      "bineq",
99      "bia",
100      "biaeq",
101      "bib",
102      "bibeq",
103      "bigt",
104      "bigteq",
105      "bilt",
106      "bilteq",
107      "bbeq",
108      "bbneq",
109      "bba",
110      "bbaeq",
111      "bbb",
112      "bbbeq",
113      "bbgt",
114      "bbgteq",
115      "bblt",
116      "bblteq",
117      "btis",
118      "btiz",
119      "btinz",
120      "btbs",
121      "btbz",
122      "btbnz",
123      "jmp",
124      "baddio",
125      "baddis",
126      "baddiz",
127      "baddinz",
128      "bsubio",
129      "bsubis",
130      "bsubiz",
131      "bsubinz",
132      "bmulio",
133      "bmulis",
134      "bmuliz",
135      "bmulinz",
136      "borio",
137      "boris",
138      "boriz",
139      "borinz",
140      "break",
141      "call",
142      "ret",
143      "cbeq",
144      "cbneq",
145      "cba",
146      "cbaeq",
147      "cbb",
148      "cbbeq",
149      "cbgt",
150      "cbgteq",
151      "cblt",
152      "cblteq",
153      "cieq",
154      "cineq",
155      "cia",
156      "ciaeq",
157      "cib",
158      "cibeq",
159      "cigt",
160      "cigteq",
161      "cilt",
162      "cilteq",
163      "tis",
164      "tiz",
165      "tinz",
166      "tbs",
167      "tbz",
168      "tbnz",
169      "tps",
170      "tpz",
171      "tpnz",
172      "peek",
173      "poke",
174      "bpeq",
175      "bpneq",
176      "bpa",
177      "bpaeq",
178      "bpb",
179      "bpbeq",
180      "bpgt",
181      "bpgteq",
182      "bplt",
183      "bplteq",
184      "addp",
185      "mulp",
186      "andp",
187      "orp",
188      "subp",
189      "xorp",
190      "loadp",
191      "cpeq",
192      "cpneq",
193      "cpa",
194      "cpaeq",
195      "cpb",
196      "cpbeq",
197      "cpgt",
198      "cpgteq",
199      "cplt",
200      "cplteq",
201      "storep",
202      "btps",
203      "btpz",
204      "btpnz",
205      "baddpo",
206      "baddps",
207      "baddpz",
208      "baddpnz",
209      "tqs",
210      "tqz",
211      "tqnz",
212      "bqeq",
213      "bqneq",
214      "bqa",
215      "bqaeq",
216      "bqb",
217      "bqbeq",
218      "bqgt",
219      "bqgteq",
220      "bqlt",
221      "bqlteq",
222      "addq",
223      "mulq",
224      "andq",
225      "orq",
226      "subq",
227      "xorq",
228      "loadq",
229      "cqeq",
230      "cqneq",
231      "cqa",
232      "cqaeq",
233      "cqb",
234      "cqbeq",
235      "cqgt",
236      "cqgteq",
237      "cqlt",
238      "cqlteq",
239      "storeq",
240      "btqs",
241      "btqz",
242      "btqnz",
243      "baddqo",
244      "baddqs",
245      "baddqz",
246      "baddqnz",
247      "bo",
248      "bs",
249      "bz",
250      "bnz",
251      "leai",
252      "leap",
253      "memfence"
254     ];
255
256 const x86Instructions =
257     [
258      "cdqi",
259      "idivi"
260     ];
261
262 const armInstructions =
263     [
264      "clrbp",
265      "mvlbl"
266     ];
267
268 const arm64Instructions =
269     [
270      "pcrtoaddr",   // Address from PC relative offset - adr instruction
271      "nopFixCortexA53Err835769" // nop on Cortex-A53 (nothing otherwise)
272     ];
273
274 const riscInstructions =
275     [
276      "smulli",  // Multiply two 32-bit words and produce a 64-bit word
277      "addis",   // Add integers and set a flag.
278      "subis",   // Same, but for subtraction.
279      "oris",    // Same, but for bitwise or.
280      "addps"    // addis but for pointers.
281     ];
282
283 const mipsInstructions =
284     [
285     "la",
286     "movz",
287     "movn",
288     "setcallreg",
289     "slt",
290     "sltu",
291     "pichdr"
292     ];
293
294 const cxxInstructions =
295     [
296      "cloopCrash",              // no operands
297      "cloopCallJSFunction",     // operands: callee
298      "cloopCallNative",         // operands: callee
299      "cloopCallSlowPath",       // operands: callTarget, currentFrame, currentPC
300      "cloopCallSlowPathVoid",   // operands: callTarget, currentFrame, currentPC
301
302      /* For debugging only:
303       * Takes no operands but simply emits whatever follows in // comments as
304       * a line of C++ code in the generated LLIntAssembly.h file. This can be
305       * used to insert instrumentation into the interpreter loop to inspect
306       * variables of interest. Do not leave these instructions in production
307       * code.
308       */
309      "cloopDo",              // no operands
310     ];
311
312 const instructions = macroInstructions.concat(x86Instructions, armInstructions, arm64Instructions, riscInstructions, mipsInstructions, cxxInstructions);
313
314 const instructionSet = new Set(instructions);
315
316 function isBranch(instruction)
317 {
318     return /^b/.test(instruction);
319 }
320
321 function hasFallThrough(instruction)
322 {
323     return instruction != "ret" && instruction != "jmp";
324 }
325